![]() 收發器
专利摘要:
本發明公開了一種收發器。其中,提供了一種分頻雙工(FDD)收發器的功率高效分時雙工(TDD)模式配置。實施方式避免接收合成器和發送合成器的時間分時槽的操作,從而避免暫態條件、頻繁校正以及電源電壓效率降低時不理想的操作。實施方式中,單個合成器用於使能夠TDD操作,從而降低大約50%的耗電量和校準需求。單個合成器總是保持開啟,從而允許切換式電力調節器在基本上恒定的負載條件下操作。 公开号:TW201320632A 申请号:TW101133693 申请日:2012-09-14 公开日:2013-05-16 发明作者:Nikolaos Haralabidis;Konstantinos Vavelidis 申请人:Broadcom Corp; IPC主号:H04B1-00
专利说明:
收發器 本發明總的來說涉及立體顯示器領域。 對於下一代通信裝置,期望收發器支援分頻雙工(FDD)以及分時雙工(TDD)這兩種通信技術。FDD模式中,收發器在不同載波頻率上同時執行發送和接收功能。TDD模式中,收發器在相同或不同的頻率上,在各個不重疊的時槽中執行發送和接收功能。 因為FDD模式需要兩種不同的載波頻率,至少使用兩個合成器和兩個局部振盪器(LO)信號發生區,以便同時產生高準確度TX和RX LO信號並分別將其傳遞到TX和RX混頻器。 對於TDD模式,一種常用的操作模式包括根據需要來選擇性地對TX和RX合成器(及關聯的LO信號發生區)加電/斷電。例如,在接收時槽(slots)對RX合成器加電,在發送時槽對其斷電,以及在發送時槽對TX合成器加電,在接收時槽對其斷電。然而,因為發送時槽和接收時槽在TDD模式中通常高度地交錯,這種操作模式需要非常頻繁地對TX合成器和RX合成器加電/斷電,這導致幾個顯著的缺點及電力浪費。 (1)一種收發器,包括:發送部,包括:發送合成器;和發送局部振盪器(LO)信號發生區;接收部,包括:接收合成器,被配置為生成第一時鐘信號;和接收LO信號發生區,被配置為根據所述第一時鐘信號生成第一LO信號;以及交換結構,被配置為,在所述收發器的分時雙工(TDD)模式中,在所述TDD模式的接收時槽期間將所述第一LO信號耦接到一接收混頻器,以及在所述TDD模式的發送時槽期間將所述第一LO信號耦接到一發送混頻器。 (2)根據(1)所述的收發器,其中,所述發送部被配置為在所述收發器的所述TDD模式期間斷電。 (3)根據(1)所述的收發器,其中,所述第一LO信號的頻率在所述發送時槽期間對應於所述收發器的發送載波頻率,並且在所述接收時槽期間對應於所述收發器的接收載波頻率。 (4)根據(1)所述的收發器,其中,所述交換結構包括解多工器(demultiplexer),所述解多工器被配置為接收所述第一LO信號並且被配置為在所述接收時槽期間將所述第一LO信號耦接到所述接收混頻器,並且在所述發送時槽期間將所述第一LO信號耦接到所述發送混頻器。 (5)根據(4)所述的收發器,其中,在所述收發器的分頻雙工(FDD)模式中,所述發送合成器被配置為生成第二時鐘信號,且所述發送LO信號發生區被配置為根據所述第二時鐘信號生成第二LO信號。 (6)根據(5)所述的收發器,其中,在所述收發器的所述FDD模式中,所述交換結構被配置為同時將所述第一LO信號耦接到所述接收混頻器並且將所述第二LO信號耦接到所述發送混頻器。 (7)根據(5)所述的收發器,其中,所述交換結構還包括多工器,所述多工器被配置為接收所述第一LO信號及所述第二LO信號,並且被配置為在所述收發器的所述TDD模式中將所述第一LO信號耦接到所述發送混頻器,並在所述收發器的所述FDD模式中將所述第二LO信號耦接到所述發送混頻器。 (8)根據(5)所述的收發器,其中,所述發送部及所述接收部都被配置為在所述收發器的所述FDD模式期間通電。 (9)一種收發器,包括:發送部,包括:發送合成器,被配置為生成第一時鐘信號;和發送局部振盪器(LO)信號發生區,被配置為根據所述第一時鐘信號生成第一LO信號;接收部,包括:接收合成器;和接收LO信號發生區;以及交換結構,被配置為,在所述收發器的分時雙工(TDD)模式中,在所述TDD模式的接收時槽期間將所述第一LO信號耦接到一接收混頻器,以及在所述TDD模式的發送時槽期間將所述第一LO信號耦接到一發送混頻器。 (10)根據(9)所述的收發器,其中,所述接收部被配置為在所述收發器的所述TDD模式期間斷電。 (11)根據(9)所述的收發器,其中,所述交換結構包括解多工器,所述解多工器被配置為接收所述第一LO信號並且被配置為在所述接收時槽期間將所述第一LO信號耦接到所述接收混頻器,並且在所述發送時槽期間將所述第一LO信號耦接到所述發送混頻器。 (12)根據(11)所述的收發器,其中,在所述收發器的分頻雙工(FDD)模式中,所述接收合成器被配置為生成第二時鐘信號,且所述接收LO信號發生區被配置為根據所述第二時鐘信號生成第二LO信號。 (13)根據(12)所述的收發器,其中,在所述收發器的所述FDD模式中,所述交換結構被配置為同時將所述第一LO信號耦接到所述發送混頻器並且將所述第二LO信號耦接到所述接收混頻器。 (14)根據(12)所述的收發器,其中,所述交換結構還包括多工器,所述多工器被配置為接收所述第一LO信號及所述第二LO信號,並且被配置為在所述收發器的所述TDD模式中將所述第一LO信號耦接到所述接收混頻器,並在所述收發器的所述FDD模式中將所述第二LO信號耦接到所述接收混頻器。 (15)根據(12)所述的收發器,其中,所述發送部及所述接收部都被配置為在所述收發器的所述FDD模式期間通電。 (16)一種收發器,包括:發送部和接收部,包括:合成器,被配置為生成第一時鐘信號;和局部振盪器(LO)信號發生區;輔助LO信號發生區;以及交換結構,被配置為,在所述收發器的分時雙工(TDD)模式中,在所述TDD模式的接收時槽期間將所述第一LO信號耦接到所述輔助LO信號發生區,以及在所述TDD模式的發送時槽期間將所述第一LO信號耦接到所述LO信號發生區。 (17)根據(16)所述的收發器,還包括:發送混頻器;以及接收混頻器。 (18)根據(17)所述的收發器,其中,所述LO信號發生區被配置為,在所述發送時槽期間根據所述第一時鐘信號生成第一LO信號並被配置為將所述第一LO信號提供給所述發送混頻器,且其中所述輔助LO信號發生區被配置為,在所述接收時槽期間,根據所述第一時鐘信號生成第二LO信號並被配置為將所述第二LO信號提供給所述接收混頻器。 (19)根據(17)所述的收發器,其中,所述LO信號發生區被配置為,在所述接收時槽期間根據所述第一時鐘信號生成第一LO信號並被配置為將所述第一LO信號提供給所述接收混頻器,且其中所述輔助LO信號發生區被配置為,在所述發送時槽期間,根據所述第一時鐘信號生成第二LO信號並被配置為將所述第二LO信號提供給所述發送混頻器。 (20)根據(16)所述的收發器,其中,所述合成器和所述LO信號發生區是所述發送部的一部分,並且其中,所述接收部被配置為在所述收發器的所述TDD模式期間斷電。 (21)根據(16)所述的收發器,其中,所述合成器和所述LO信號發生區是所述接收部的一部分,並且其中,所述發送部被配置為在所述收發器的所述TDD模式期間斷電。 併入本文並形成說明書的一部分的附圖示出了本公開,並與說明書一起用於進一步解釋本公開的原理,並且使本領域技術人員實現及使用本公開的主題。 將參考附圖來描述本公開。一般來說,相應的參考標號最左邊的數字用於表示元件首次出現的附圖。 圖1示出了示例性分頻雙工(FDD)收發器區100。僅出於說明目的提供了示例性FDD收發器區100,而並不用於限制。如本領域技術人員應基於本文教導所理解的,區100可以具有除了圖1所示以外的不同架構或實現細節。 如圖1示出,示例FDD收發器區100包括接收(RX)部和發送(TX)部。RX部包括RX合成器102,緩衝器106a,以及RX局部振盪器(LO)信號發生區108a。TX部包括TX合成器104,緩衝器106b,以及TX LO信號發生區108b。 RX合成器102和TX合成器104都可以包括壓控振盪器(VCO)。RX合成器102和TX合成器104還都可以包括鎖相迴路(PLL)(圖1中未示出),例如,該鎖相迴路控制VCO從而生成VCO輸出信號118。VCO輸出信號118饋送至緩衝器106,然後提供給RX/TX LO信號發生區108。 根據需要,RX LO信號發生區108a和TX LO信號發生區108b都可以包括一個或多個分頻器(divider)。例如,如圖1所示,RX LO信號發生區108a包括分頻器110a和112a。分頻器110a和112a可以被配置為分別生成RX LO信號114a和116a,這些信號被提供至FDD收發器的RX混頻器。相似地,TX LO信號發生區108b包括分頻器110b和112b。分頻器110b和112b可以被配置為分別生成TX LO信號114b和116b,這些信號提供給FDD收發器的TX混頻器。RX/TX LO信號114和116可以是例如,單端型信號,或者差分同相正交(IQ)信號。 在任意給定的時間,通常RX/TX LO信號發生區108中的分頻器110和112只有一個是啟動的(active),從而生成RX/TX LO信號114或116。因此,根據需求,加電/斷電功能可以被實現為對RX/TX LO信號發生區108的分頻器110和112進行加電/斷電。 如本領域技術人員所理解的,RX信號發生區108a和TX LO信號發生區108b可以實現除了圖1所示以外的不同LO信號發生方案,例如,包括不同的分頻器和/或分頻器數目比例。 在FDD模式中,收發器在不同載波頻率上同時執行發送及接收功能。因此,為了同時生成高準確度TX和RX LO信號並將其傳遞到TX和RX混頻器,需要至少兩個合成器和兩個LO信號發生區(如示例的FDD收發器部100)。 同樣地,FDD模式中,FDD收發器部100中的RX和TX部這兩者需要在同一時刻保持開啟(ON)。這包括保持RX和TX合成器102和104,以及RX LO信號發生區108a和TX LO信號發生區108b同時通電。 通常,對於下一代通信裝置,期望收發器除了支援FDD通信技術還支援分時雙工(TDD)通信技術。TDD模式中,收發器在相同或不同的頻率上,在各個不重疊的時槽中執行發送和接收功能。 具有類似于示例區100的FDD收發器可以被配置為支援TDD,這是因為在TDD模式中任何時間至多需要一個合成器和一個LO信號發生區。在第一配置中,FDD收發器區100的RX部和TX部兩者總是保持開啟。在接收時槽,使用RX LO信號114a/116a,丟棄TX LO信號114b/116b。在發送時槽,使用TX LO信號114b/116b,丟棄RX LO信號114a/116a。同樣地,就功率消耗及占空比(duty cycle)而言,該第一配置是浪費的。由於高級4G-TDD標準要求在RX/TX模式之間進行極快的切換,因此對於這兩種模式切換來說該第一配置也是次佳的。 在第二配置中,為了節約電力,根據需要對FDD收發器區100的RX部和TX部選擇性加電/斷電。RX部在接收時槽中加電而在發送時槽中斷電,而TX部在發送時槽加電在接收時槽斷電。通過第二配置可以節約一部分電力。然而,由於發送和接收時槽在TDD模式中通常高度地交錯,這種配置需要非常頻繁地對FDD收發器區100的TX部和RX部加電/斷電,如下面進一步說明的,這導致幾個顯著的缺點及電力浪費。 例如,按照某個基於TDD的通信標準,對於FDD收發器區100的RX/TX部來說,時槽間允許的發送/接收切換時間可能過於短暫(例如,12.5微秒),不足以達到DC狀態安穩(DC state settling)和/或所需的輸出頻率容許度(tolerance)。通常,為了降低RX/TX合成器輸出中的噪音,使用電容器過濾掉低頻噪音。緩慢地完全充電/放電的這些電容器使得RX/TX合成器的DC狀態安穩與TDD時槽相比更慢。由於具有緩慢的DC狀態安穩,RX/TX合成器的部分永遠不能在一個時槽中完全斷電。例如,在下一個時槽的開始對合成器的PLL再次加電時,該PPL可能只是部分斷電。同樣地,實際上,不能完全實現第二配置的潛在電力節約。而且,緩慢的DC狀態安穩還意味著合成器可能必須在暫態條件下進行操作(即,生成一操作輸出)。在合成器具有低電壓VCO(其對電源電壓安穩問題高度敏感)的情況下,尤其不期望如此。 第二配置中RX部和TX部頻繁地加電/斷電還會引起不期望的瞬變(transient)現象。例如,加電時,RX/TX合成器的PLL和VCO通常經歷不期望的裝置特性變化,直到達到DC狀態安穩。這些裝置特性變化可以包括VCO增益曲線的波動(例如,由於冷熱變換)以及用於PLL的電荷泵(pump)電路中的電流失配(mismatch),這兩者引起VCO輸出信號的不期望的雜波(spurs)信號。另外,在該第二配置中還需要頻繁的校準電路。例如,RX/TX合成器的VCO通常在每次加電後需要校準(為了在最優選的操作區域中進行操作)。 頻繁地對RX和TX合成器加電/斷電使得利用基於交換式調節器的電源(由於其非常高的功率效率因此是所期望的)對收發器加電變得不可行。通常,負載改變之後,交換式調節器具有緩慢的安穩性,這降低了其功率效率。頻繁地對RX和TX合成器加電/斷電迫使交換式調節器大部分時間都在變化的負載條件下操作,顯著降低了功率效率。 本公開的實施方式,如下面進一步說明,提供了FDD收發器的功率高效TDD模式配置。實施方式避免了RX和TX合成器的時間分時槽的操作(time slotted operation),從而避免了上述在暫態條件、頻繁校準,及降低的電源效率下操作的缺點。實施方式中,單個合成器用於使能夠(enable)TDD操作,從而降低了大約50%的功率消耗和校準需求。單個合成器可以總是保持開啟,因此允許切換式電力調節器在基本恒定的負載條件下進行操作。 圖2示出針對雙FDD-TDD操作所修改的示例FDD收發器區200。僅出於說明目的而提供示例FDD收發器區200,並不進行限制。 類似于上述示例收發器區100,示例收發器區200也包括RX部和TX部。RX部包括RX合成器102,緩衝器106a,和RX LO信號發生區108a。TX部包括TX合成器104,緩衝器106b,和TX LO信號發生區108b。 另外,收發器部200包括解多工器202a至202b和多工器204a至204b。解多工器202a和202b位於RX LO信號發生區108a的輸出端,以便分別接收RX LO信號114a和116a。根據收發器模式(即,FDD模式對TDD模式)和/或當前收發器功能(即,發送或接收),解多工器202a和202b分別將RX LO信號114a和116a選擇性地耦接到RX混頻器(分別經由信號206a和206b)或者多工器204a和204b(分別經由信號208a和208b)。 多工器204a和204b位於TX LO信號發生區108b的輸出端,以便分別接收TX LO信號114a和116b。另外,多工器204a和204b分別從解多工器202a和202b接收信號208a和208b。根據收發器模式(即,FDD模式對TDD模式),多工器204a和204b分別將信號114b/116b或信號208a/208b選擇性地耦接到TX混頻器。 如上所述,在任意給定的時間,通常RX/TX LO信號發生區108中只有一個分頻器是啟動的,以生成LO信號114或LO信號116。同樣地,在任意給定的時間,解多工器202a至202b(及其關聯的輸出信號206a至206b和208a至208b)中僅有一個並且多工器204a至204b(及其關聯的輸出信號210a至210b)中僅有一個需要總是啟動的。這將在下面FDD收發器區200的描述中呈現。 FDD模式中,FDD收發器區200的RX部和TX部都通電,以便使收發器能同時發送及接收。在該模式中,解多工器202a至202b被配置為分別經由信號206a和206b而將RX LO信號114a和116a分別耦接到RX混頻器。因此,信號208a至208b保持非啟動(inactive)。多工器204a至204b被配置為分別經由信號210a和210b而將TX LO信號114b和116b分別耦接到TX混頻器。 TDD模式中,FDD收發器區200的RX部開啟,FDD收發器區200的TX部關斷。在接收時槽中,解多工器202a至202b被配置為分別經由信號206a和206b而將RX LO信號114a和116a分別耦接到RX混頻器。 在發送時槽中,FDD收發器區200的RX部被配置為產生TX LO信號212a至212b。根據TDD模式中發送功能和接收功能是否在相同或不同載波頻率上執行,TX LO信號212a至212b可以與RX LO信號114a和116b相同或不同。解多工器202a至202b被配置為經由信號208a和208b而將TX LO信號212a和212b分別耦接到多工器204a和204b。多工器204a和204b轉而分別經由信號210a和210b而將信號208a和208b分別耦接到TX混頻器。 由於TDD模式中只有FDD收發器區200的RX部是啟動的,可以實現顯著的電力節省。在實施方式中,在TDD模式中,RX部保持通電,或僅不頻繁地斷電。同樣地,避免了上述與合成器頻繁加電/斷電相關的問題。另外,在實施方式中,RX部的合成器102的PLL的特徵在於快速的安穩性能,借助於2012年1月23日提出的題為“Apparatus and Method for fast Phase Locked Loop(PPL)Settling for Cellular Time-Division Duplex(TTD)Communication System”的美國專利申請第13/356,137號所描述的實施方式,該申請的全部內容結合于此作為參考。如上述討論,這降低了開啟/關閉RX部的負面影響。 圖3示出針對雙FDD-TDD操作所修改的另一示例FDD收發器區300。僅出於示例目的提供了示例FDD收發器區300,並不進行限制。 示例收發器區300實現與上述圖2所示的示例收發器區200的逆(reverse)配置。特別地,收發器區200的解多工器202a和202b分別用收發器區300中RX LO信號發生區108a輸出端的多工器304a和304b代替。收發器區200的多工器204a和204b分別用收發器區300中TX LO信號發生區108b輸出端的解多工器302a和302b代替。 在FDD模式中,收發器區300如上述收發器區200那樣進行操作,其中,解多工器302a至302b被配置為像解多工器202a至202b那樣操作,多工器304a至304b被配置為類似於多工器204a至204b那樣操作。 在TDD模式中,FDD收發器區300的TX部開啟,FDD收發器區300的RX部關斷。在發送時槽,解多工器302a至302b被配置為分別經由信號306a和306b而將TX LO信號114b和116b分別耦接到TX混頻器。 在接收時槽,FDD收發器區300的TX部被配置為產生RX LO信號312a至312b。根據TDD模式中發送功能和接收功能是否在相同或不同載波頻率而被執行,則RX LO信號312a至312b可以與TX LO信號114b和116b相同或不同。解多工器302a至302b被配置為經由信號308a和308b而將RX LO信號312a和312b分別耦接到多工器304a和304b。多工器304a和304b轉而經由信號310a和310b而將信號308a和308b分別耦接到RX混頻器。 因為TDD模式中只有FDD收發器區300的TX部啟動,因而可以實現顯著的電力節省。在實施方式中,在TDD模式中,TX部保持通電,或者只是不頻繁地關閉。同樣地,避免了上述與對該合成器頻繁地加電/斷電相關的問題。另外,在實施方式中,TX部的合成器104的PLL的特徵在於快速的安穩性能,借助於2012年1月23日提交的題為“Apparatus and Method for Fast Phase Locked Loop(PPL)Settling for Cellular Time-Division Duplex(TDD)Communication System”的美國專利申請第13/356,137號中描述的實施方式,其全部內容結合于此作為參考。如上面所討論,這降低了開啟/關閉TX部的負面影響。 實際上,根據實施細節和操作需求,示例收發器區200可能比示例收發器區300更有利或者相反。對這兩種示例區進行選擇所要考慮的事項包括,例如,TX部和RX部各自的功率效率以及所期望的TDD發送/接收載波頻率。例如,RX合成器可以被設計為支援比TX合成器更高的頻率範圍。同樣地,根據所期望的TDD載波頻率,收發器區200或是收發器區300可能更適合。 圖4示出針對雙FDD-TDD操作所修改的另一示例FDD收發器區400。僅出於解釋目的而提供示例FDD收發器區400,並不進行限制。 示例收發器區400實現示例收發器區200和300的功能性的組合。解多工器202a至202b如圖2所示的位於RX LO信號發生區108a的輸出端,但是為了便於圖示,在圖4中並未示出。解多工器302a至302b如圖3所示的位於TX LO信號發生區108b的輸出端。 FDD模式中,在多工器304a至304b之前的解多工器202a至202b經由信號310a和310b而將RX LO信號114a和116a分別耦接到RX混頻器。相似的,在多工器204a至204b之前的解多工器302a至302b經由信號210a和210b而將TX LO信號114b和116b分別耦接到TX混頻器。 TDD模式中,在FDD收發器區400中,RX部開啟或是TX部開啟,而另一個關斷。可以快速在這兩種配置之間做出選擇。當RX部開啟時,多工器204a至204b啟動,收發器區400像TDD模式中的示例收發器區200一樣操作。當TX部開啟時,多工器304a至304b啟動,收發器區400像TDD模式中示例收發器區300一樣操作。 圖5示出針對雙FDD-TDD操作所修改的另一示例FDD收發器區500。僅出於說明的目的而提供示例FDD收發器區500,並不進行限制。示例FDD收發器區500是上述圖3示出的示例收發器區300的變形例。特別地,收發器區500在TDD模式期間使用單獨的(輔助的)LO信號發生區502來生成RX LO信號。如圖5所示,LO信號發生區502可以根據需要而包括一個或多個輔助分頻器。 FDD模式中,FDD收發器區500的RX部和TX部都通電,以便使收發器能同時發送和接收。在這種模式下,多工器304a至304b被配置為分別經由信號310a和310b而將RX LO信號114a和116a分別耦接到RX混頻器。TX LO信號114b和116b直接耦接到TX混頻器(即,在示例收發器區500中取消解多工器302a至302b)。在FDD模式期間,LO信號發生區502未啟動。 TDD模式中,FDD收發器區500的TX部開啟,FDD收發器區500的RX部關閉。在接收時槽期間,LO信號發生區502被配置為接收來自TX部的緩衝器106b的輸出信號504。LO信號發生區502生成RX LO信號506a至506b,該信號提供給多工器304a至304b。多工器304a至304b將RX LO信號506a至506b分別耦接到RX混頻器。在發送時槽,TX LO信號114b和116b按照與FDD模式相同的方式被提供給TX混頻器。在實施方式中,交換結構(例如,開關,解多工器等)(圖5中未示出)用於在接收時槽期間將輸出信號504選擇性地耦接到LO信號發生區502,在發送時槽期間將輸出信號504耦接到TX LO信號發生區108b。 在實施方式中,LO信號發生區502實際地靠近RX混頻器。這導致RX LO信號310a至310b的信號品質較示例收發器區300的更好,例如,由於LO信號發生區502的IQ LO信號506a至506b到達多工器304a至304b所經歷的距離較收發器區300中IQ LO信號312a至312b所經歷的距離短。注意,並沒有因為必須經歷相對較長的距離到達LO信號發生區502而顯著影響緩衝器106b的輸出信號504的信號品質,這是因為輸出信號504不是IQ形式(即,沒有在I分量和Q分量之間引入相位誤差的風險)。 如本領域技術人員基於本文教導所理解的,在另一變形例中,可以實現FDD收發器區500,從而在TDD模式中,FDD收發器區的RX部開啟,而FDD收發器的TX部關閉。LO信號發生區502在TDD模式期間通過從緩衝器106a的輸出端接收相應的信號並進行劃分,因此生成TX LO信號。 上面借助於功能構件方塊說明了實施方式,這些功能構件方塊示出指定功能的實現方式及其關係。為了方便說明,這裏隨意定義了構件方塊的邊界。只要特定的功能以及關係正確執行,可以定義替換的邊界。 前述的特殊實施方式的說明充分揭示了本公開的一般特性,他人通過應用本領域的知識,可以無需過多實驗,也不偏離本公開的一般概念,就容易地為不同的應用,例如特殊實施方式,作修改和/或調整。因此,這些調整和修改旨在基於這裏呈現的教導和指導的公開實施方式的等價物的意義和範圍內。應理解,這裏的措辭和術語僅為說明的目的給出,並不用於限制,這樣,本領域技術人員應根據教導和指導來解釋本說明的術語和措辭。 本公開的實施方式的廣度和保護範圍應不受上述任意示例性實施方式的限制,而只應根據申請專利範圍及其等價物來限定。 100、200、300、400、500‧‧‧示例收發器區 102‧‧‧RX合成器 104‧‧‧TX合成器 106(a)、106(b)‧‧‧緩衝器 108(a)、108(b)‧‧‧RX LO信號發生區 110(a)、110(b)、112(a)、112(b)‧‧‧分頻器 114(a)、114(b)、116(a)、116(b)、312(a)、312(b)、506(a)、506(b)‧‧‧RX LO信號 118(a)、118(b)‧‧‧VCO輸出信號 202(a)、202(b)、302(a)、302(b)‧‧‧解多工器 204(a)、204(b)、304(a)、304(b)‧‧‧多工器 206(a)、206(b)、208(a)、208(b)、210(a)、210(b)、306(a)、306(b)、308(a)、308(b)、310(a)、310(b)‧‧‧信號 212(a)、212(b)‧‧‧TX LO信號 502‧‧‧LO信號發生區 504‧‧‧輸出信號 圖1示出一種示例分頻雙工收發器區。 圖2示出一種針對雙FDD-分時雙工(TDD)操作所修改的示例FDD收發器區。 圖3示出另外一種針對雙FDD-TDD操作所修改的示例FDD收發器區。 圖4示出另外一種針對雙FDD-TDD操作所修改的示例FDD收發器區。 圖5示出另外一種針對雙FDD-TDD操作所修改的示例FDD收發器部。 200‧‧‧示例收發器區 102‧‧‧RX合成器 104‧‧‧TX合成器 106(a)、106(b)‧‧‧緩衝器 108(a)、108(b)‧‧‧RX LO信號發生區 110(a)、110(b)‧‧‧分頻器 112(a)、112(b)‧‧‧分頻器 114(a)、114(b)、116(a)、116(b)‧‧‧RX LO信號 118(a)、118(b)‧‧‧VCO輸出信號 202(a)、202(b)‧‧‧解多工器 204(a)、204(b)‧‧‧多工器 206(a)、206(b)、208(a)、208(b)、210(a)、210(b)‧‧‧信號 212(a)、212(b)‧‧‧TX LO信號
权利要求:
Claims (10) [1] 一種收發器,包括:發送部,包括:發送合成器;和發送局部振盪器信號發生區;接收部,包括:接收合成器,被配置為生成第一時鐘信號;和接收局部振盪器信號發生區,被配置為根據所述第一時鐘信號生成第一局部振盪器信號;以及交換結構,被配置為,在所述收發器的分時雙工模式中,在所述分時雙工模式的接收時槽期間將所述第一局部振盪器信號耦接到一接收混頻器,以及在所述分時雙工模式的發送時槽期間將所述第一局部振盪器信號耦接到一發送混頻器。 [2] 如申請專利範圍第1項所述的收發器,其中,所述發送部被配置為在所述收發器的所述分時雙工模式期間斷電。 [3] 如申請專利範圍第1項所述的收發器,其中,所述第一局部振盪器信號的頻率在所述發送時槽期間對應於所述收發器的發送載波頻率,並且在所述接收時槽期間對應於所述收發器的接收載波頻率。 [4] 如申請專利範圍第1項所述的收發器,其中,所述交換結構包括解多工器,所述解多工器被配置為接收所述第一局部振盪器信號並且被配置為在所述接收時槽期間將所述第一局部振盪器信號耦接到所述接收混頻器,並且在所述發送時槽期間將所述第一局部振盪器信號耦接到所述發送混頻器。 [5] 如申請專利範圍第4項所述的收發器,其中,在所述收發器的分頻雙工模式中,所述發送合成器被配置為生成第二時鐘信號,且所述發送局部振盪器信號發生區被配置為根據所述第二時鐘信號生成第二局部振盪器信號。 [6] 如申請專利範圍第5項所述的收發器,其中,在所述收發器的所述分頻雙工模式中,所述交換結構被配置為同時將所述第一局部振盪器信號耦接到所述接收混頻器並且將所述第二局部振盪器信號耦接到所述發送混頻器。 [7] 如申請專利範圍第5項所述的收發器,其中,所述交換結構還包括多工器,所述多工器被配置為接收所述第一局部振盪器信號及所述第二局部振盪器信號,並且被配置為在所述收發器的所述分時雙工模式中將所述第一局部振盪器信號耦接到所述發送混頻器,並在所述收發器的所述分頻雙工模式中將所述第二局部振盪器信號耦接到所述發送混頻器。 [8] 如申請專利範圍第5項所述的收發器,其中,所述發送部及所述接收部都被配置為在所述收發器的所述分頻雙工模式期間通電。 [9] 一種收發器,包括:發送部,包括:發送合成器,被配置為生成第一時鐘信號;和發送局部振盪器信號發生區,被配置為根據所述第一時鐘信號生成第一局部振盪器信號;接收部,包括:接收合成器;和接收局部振盪器信號發生區;以及交換結構,被配置為,在所述收發器的分時雙工模式中,在所述分時雙工模式的接收時槽期間將所述第一局部振盪器信號耦接到接收混頻器,以及在所述分時雙工模式的發送時槽期間將所述第一局部振盪器信號耦接到發送混頻器。 [10] 一種收發器,包括:發送部和接收部,包括:合成器,被配置為生成第一時鐘信號;和局部振盪器信號發生區;輔助LO信號發生區;以及交換結構,被配置為,在所述收發器的分時雙工模式中,在所述分時雙工模式的接收時槽期間將所述第一局部振盪器信號耦接到所述輔助局部振盪器信號發生區,以及在所述分時雙工模式的發送時槽期間將所述第一局部振盪器信號耦接到所述局部振盪器信號發生區。
类似技术:
公开号 | 公开日 | 专利标题 JP5702124B2|2015-04-15|無線通信装置 TWI459731B|2014-11-01|可支援分頻雙工以及分時雙工的收發器 WO2012166502A1|2012-12-06|Method and apparatus for local oscillation distribution US20140241335A1|2014-08-28|Phase-locked loop using dual loop mode to achieve fast resettling CN105191142B|2018-09-28|具有多相分频器和锁相环的本地振荡器|生成器 EP1281237B1|2007-09-26|Power adaptive frequency divider US6226537B1|2001-05-01|Portable radio device RU2554542C2|2015-06-27|Схема тактирования для устройства беспроводной связи WO2001024375A1|2001-04-05|Phase locked loop frequency generating circuit and a receiver using the circuit CN1154248C|2004-06-16|收发信机和具有收发信机的电信系统 EP1656741B1|2007-06-13|Provision of local oscillator signals JP2003332936A|2003-11-21|移動体通信装置 JP5947934B2|2016-07-06|無線通信装置 TW201041286A|2010-11-16|Method and system of optimizing a control system using low voltage and high-speed switching WO1998051014A1|1998-11-12|Dual band phase locked loop using independent charge pumps CN111884666A|2020-11-03|一种采用锁相环复用的多模多通道射频接收机芯片 US8570071B2|2013-10-29|Phase adjustment apparatus and clock generator thereof and method for phase adjustment Huang et al.2010|A fractional-N frequency synthesizer for cellular and short range multi-standard wireless receiver US6192220B1|2001-02-20|Phase lock loop system with ultrafast lock times for half duplex time division multiple access wireless data applications US20040021488A1|2004-02-05|Prescaler method and apparatus JP2004201169A|2004-07-15|可変分周回路及びpll回路 EP1003289A1|2000-05-24|Portable radio device JP2002261603A|2002-09-13|Pll回路及びそれを用いた通信機 JP2001127599A|2001-05-11|基準クロック生成回路および携帯機 KR100257871B1|2000-06-01|Rf용 주파수 합성회로
同族专利:
公开号 | 公开日 CN103095323A|2013-05-08| KR20130049715A|2013-05-14| US20130114469A1|2013-05-09| US8902796B2|2014-12-02| CN103095323B|2016-01-20| KR101475052B1|2014-12-22| TWI459731B|2014-11-01| EP2590261A2|2013-05-08|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 US5423076A|1993-09-24|1995-06-06|Rockwell International Corporation|Superheterodyne tranceiver with bilateral first mixer and dual phase locked loop frequency control| US5465409A|1994-03-07|1995-11-07|Motorola, Inc.|Radio architecture with dual frequency source selection| JPH1084299A|1996-09-09|1998-03-31|Matsushita Electric Ind Co Ltd|時分割多重fdd/tddデュアルモード無線機および時分割多重tddデュアルバンド無線機| KR100234129B1|1997-06-21|1999-12-15|윤종용|시분할 교신 방식을 사용하는 디지탈 무선통신장치 및 방법| FI112741B|1998-11-26|2003-12-31|Nokia Corp|Menetelmä ja järjestely RF-signaalien lähettämiseksi ja vastaanottamiseksi tiedonsiirtojärjestelmien erilaisissa radiorajapinnoissa| DE10228757A1|2002-06-27|2004-01-22|Infineon Technologies Ag|Empfängeranordnung, insbesondere für den Mobilfunk| US6952594B2|2002-11-22|2005-10-04|Agilent Technologies, Inc.|Dual-mode RF communication device| US9106316B2|2005-10-24|2015-08-11|Parkervision, Inc.|Systems and methods of RF power transmission, modulation, and amplification| US8290447B2|2007-01-19|2012-10-16|Wi-Lan Inc.|Wireless transceiver with reduced transmit emissions| TWI439054B|2007-03-30|2014-05-21|Mstar Semiconductor Inc|頻率合成器及頻率合成方法| US8249535B2|2008-01-25|2012-08-21|Nxp B.V.|Radio receivers| GB2456648B|2008-01-28|2012-04-11|Cambridge Silicon Radio Ltd|Local oscillator circuit for a signal transmitter or receiver| US9287886B2|2008-02-29|2016-03-15|Qualcomm Incorporated|Dynamic reference frequency for fractional-N Phase-Locked Loop| JP2010011376A|2008-06-30|2010-01-14|Kddi Corp|既存サービス帯域以外の複数の帯域を用いる受信機、プログラム及び方法| US8300680B2|2009-06-11|2012-10-30|Qualcomm Incorporated|Apparatus and method for dynamic scaling of ADC sampling rate to avoid receiver interference| EP2355362B1|2010-02-05|2015-01-14|Intel Mobile Communications GmbH|Rf transceiver and modem comprising such a transceiver|US9548779B2|2014-04-03|2017-01-17|Rafael Microelectronics, Inc.|Multi-user satellite receiving system and method thereof| CN105429638A|2014-09-17|2016-03-23|常熟市荣兴化纺有限责任公司|低相位噪声的集成化小数微波频率合成器| TW201626734A|2015-01-15|2016-07-16|力祥半導體股份有限公司|收發器及其運作方法|
法律状态:
2018-08-01| MM4A| Annulment or lapse of patent due to non-payment of fees|
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US201161556094P| true| 2011-11-04|2011-11-04|| US13/432,528|US8902796B2|2011-11-04|2012-03-28|Power-efficient multi-mode transceiver synthesizer configurations| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|